「オペアンプ - 同相信号除去比(CMRR)」の版間の差分

提供:MochiuWiki - SUSE, Electronic Circuit, PCB
ナビゲーションに移動 検索に移動
(ページの作成:「== 同相信号除去比(CMRR)とは == 差動増幅回路では、同相信号除去比(CMRR:Common Mode Rejection Ratio)とは呼ばれるパラメータが重要に…」)
 
編集の要約なし
1行目: 1行目:
== 同相信号除去比(CMRR)とは ==
== 同相信号除去比(CMRR)とは ==
差動増幅回路では、同相信号除去比(CMRR:Common Mode Rejection Ratio)とは呼ばれるパラメータが重要になる。
差動増幅回路では、同相信号除去比(CMRR:Common Mode Rejection Ratio)とは呼ばれるパラメータが重要になる。<br>
なぜなら、差動増幅回路は2つの入力の差分を増幅して、コモン・モード・ノイズである同相信号を除去することが重要だからである。
なぜなら、差動増幅回路は2つの入力の差分を増幅して、コモン・モード・ノイズである同相信号を除去することが重要だからである。<br>
つまり、差動増幅回路は、同相信号除去比が大きければ大きいほど精度の良い回路となる。
つまり、差動増幅回路は、同相信号除去比が大きければ大きいほど精度の良い回路となる。<br>
 
<br>
同相信号除去比(CMRR)は以下の式で表される。
同相信号除去比(CMRR)は以下の式で表される。<br>
<math>CMRR = \frac{\mbox{差動利得}}{\mbox{同相利得}} = \frac{G_D}{G_C}</math>
<math>CMRR = \frac{\mbox{差 動 利 得}}{\mbox{同 相 利 得}} = \frac{G_D}{G_C}</math><br>
<br><br>


== 差動利得の求め方 ==
図1はオペアンプを用いた差動増幅回路である。<br>


<center>'''図.1 差動増幅回路'''</center><br>
<br> 
計算式は省略するが、オペアンプの出力V<small>out</small>の値は以下のようになる。<br>
<math>V_{ref} = \frac{R_4}{R_3 + R_4}V_{in-}</math><br>
<math>V_{out} = V_{ref} - (V_{in+}-V_{ref})\frac{R2}{R1}</math><br>
<br>
差動利得とはこの式の電圧部分を削除したものになる。つまり、差動利得はR<small>1</small>とR<small>2</small>の比率で決まる。<br>
<math>\mbox{差 動 利 得} = G_D = R_2R_1</math><br>
<br><br>


== 同相利得の求め方 ==
差動利得と同様に、差動増幅回路の計算で用いた式を使用する。<br>
<math>V_{out} = \frac{R_1 + R_2}{R_1}\frac{R_4}{R_3 + R_4}(V_{in+} – V_{ref}) + V_{ref} – \frac{R_2}{R_1}V_{in−}</math><br>
ここで、V<small>ref</small> = 0[V]、入力電圧V<small>in+</small>、V<small>in-</small>を同相信号電圧V<small>CM</small>とすると、<br>
<math>V_{out} = \frac{R_1 + R_2}{R_1}\frac{R_4}{R_3 + R_4}V_CM – \frac{R_2}{R_1}V_CM</math><br>
<br>
式を整理すると、<math>V_{out} = \frac{R_1R_4 – R_2R_3}{R_1(R_3 + R_4)}V_CM</math><br>
<br>
同相利得は電圧部分を削除したものになるので、<math>\mbox{同 相 利 得} = G_C =\frac{R_1R_4 – R_2R_3}{R_1(R_3 + R_4)}</math><br>
となる。<br>
<br><br>


== CMRRの求め方 ==
前述したCMRRの計算式に対して、差動利得、同相利得の値を代入する。<br>
<math>CMRR = \frac{G_D}{G_C}</math><br>
<math>    = \frac{\frac{R_2}{R_1}}{\frac{R_1R_4 – R_2R_3}{R_1(R_3 + R_4)}}</math><br>
<math>    = \frac{R_2(R_3 + R_4)}{R_1R_4 – R_2R_3}</math><br>
<br>
以上から、分母が0に近づくほど、CMRRが大きい値となる。<br>
つまり、差動増幅回路ではR<small>1</small>とR<small>4</small>、R<small>2</small>とR<small>3</small>の値を同じにすると精度の良い回路ができる。<br>
しかし、実際には抵抗のばらつきがあるので、注意が必要になる。<br>
<br><br>


__FORCETOC__
__FORCETOC__
[[カテゴリ:電子回路]]
[[カテゴリ:電子回路]]

2019年7月24日 (水) 13:29時点における版

同相信号除去比(CMRR)とは

差動増幅回路では、同相信号除去比(CMRR:Common Mode Rejection Ratio)とは呼ばれるパラメータが重要になる。
なぜなら、差動増幅回路は2つの入力の差分を増幅して、コモン・モード・ノイズである同相信号を除去することが重要だからである。
つまり、差動増幅回路は、同相信号除去比が大きければ大きいほど精度の良い回路となる。

同相信号除去比(CMRR)は以下の式で表される。



差動利得の求め方

図1はオペアンプを用いた差動増幅回路である。

図.1 差動増幅回路



  計算式は省略するが、オペアンプの出力Voutの値は以下のようになる。



差動利得とはこの式の電圧部分を削除したものになる。つまり、差動利得はR1とR2の比率で決まる。



同相利得の求め方

差動利得と同様に、差動増幅回路の計算で用いた式を使用する。
構文解析に失敗 (構文エラー): {\displaystyle V_{out} = \frac{R_1 + R_2}{R_1}\frac{R_4}{R_3 + R_4}(V_{in+} – V_{ref}) + V_{ref} – \frac{R_2}{R_1}V_{in−}}
ここで、Vref = 0[V]、入力電圧Vin+、Vin-を同相信号電圧VCMとすると、
構文解析に失敗 (構文エラー): {\displaystyle V_{out} = \frac{R_1 + R_2}{R_1}\frac{R_4}{R_3 + R_4}V_CM – \frac{R_2}{R_1}V_CM}

式を整理すると、構文解析に失敗 (構文エラー): {\displaystyle V_{out} = \frac{R_1R_4 – R_2R_3}{R_1(R_3 + R_4)}V_CM}

同相利得は電圧部分を削除したものになるので、構文解析に失敗 (SVG(ブラウザのプラグインで MathML を有効にすることができます): サーバー「https://wikimedia.org/api/rest_v1/」から無効な応答 ("Math extension cannot connect to Restbase."):): {\displaystyle \mbox{同 相 利 得} = G_C =\frac{R_1R_4 – R_2R_3}{R_1(R_3 + R_4)}}
となる。


CMRRの求め方

前述したCMRRの計算式に対して、差動利得、同相利得の値を代入する。

構文解析に失敗 (構文エラー): {\displaystyle = \frac{\frac{R_2}{R_1}}{\frac{R_1R_4 – R_2R_3}{R_1(R_3 + R_4)}}}
構文解析に失敗 (構文エラー): {\displaystyle = \frac{R_2(R_3 + R_4)}{R_1R_4 – R_2R_3}}

以上から、分母が0に近づくほど、CMRRが大きい値となる。
つまり、差動増幅回路ではR1とR4、R2とR3の値を同じにすると精度の良い回路ができる。
しかし、実際には抵抗のばらつきがあるので、注意が必要になる。